omniture

新思科技發(fā)布業(yè)界首款符合藍牙低功耗音頻標準的編解碼器,可用于功耗敏感型音頻和語音應用

新款低功耗編解碼器已針對新思科技ARC處理器IP核進行優(yōu)化,可在智能家居、移動和可穿戴設備中實現(xiàn)高質量的音頻和語音流
Synopsys, Inc.
2020-01-15 08:00 18891

加州山景城2020年1月15日 /美通社/ --

重點:

  • 新思科技與弗勞恩霍夫集成電路研究所(Fraunhofer Institute for Integrated Circuits ,簡稱Fraunhofer IIS)合作,發(fā)布符合新一代藍牙低功耗音頻(Bluetooth LE Audio)標準的低復雜度通信編解碼器(LC3)的實現(xiàn)方案
  • 經過優(yōu)化的新款編解碼器符合即將推出的藍牙LC3音頻編解碼器規(guī)范,可在采用ARC EM和HS DSP處理器的電池供電設備中實現(xiàn)高質量的音頻和語音播放
  • 新款LC3編解碼器拓展了DesignWare ARC音頻編解碼器和支持主流音頻標準的后處理軟件組合,并擴展了新思科技DesignWare藍牙低功耗IP產品

新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布推出針對其DesignWare® ARC® EM DSP和HS DSP處理器IP核優(yōu)化的藍牙 LE Audio LC3編解碼器。LC3編解碼器是即將發(fā)布的新一代藍牙低功耗音頻標準(由藍牙技術聯(lián)盟(SIG)定義)的一項重要功能。它使芯片設計人員能夠在移動、可穿戴設備和家庭自動化等廣泛應用中,有效實現(xiàn)高質量的語音和音頻流。用于ARC處理器的LC3編解碼器基于Fraunhofer IIS,旨在滿足藍牙技術聯(lián)盟要求的實現(xiàn)方案。通過使用在ARC EM和HS DSP處理器上運行的新款LC3編解碼器,設計人員能夠快速地將經過預驗證的完整語音處理軟硬件解決方案集成到需要最低能耗的藍牙設備中。 

Fraunhofer IIS音頻通信主管Manfred Lutzky表示:“高質量藍牙音頻流的可穿戴設備正在快速增長,這一趨勢推動了對具有DSP功能,且能夠滿足語音和音頻應用的密集計算要求的節(jié)能處理器IP核的需求增長。這些應用需要優(yōu)化的編解碼器以最低的計算復雜度提供一流的語音和音頻質量。LC3編解碼器經過設計,能夠滿足這一要求。通過將LC3編解碼器移植到DSP增強型ARC處理器上,新思科技使用戶能夠在其低功耗芯片中快速實現(xiàn)LC3編解碼器功能。我們期待與新思科技繼續(xù)合作,不斷對用于ARC處理器的LC3編解碼器進行更新?!?/p>

藍牙技術聯(lián)盟首席執(zhí)行官Mark Powell表示:“事實上,LC3編解碼器即使是在低比特率的情況下也可以提供極高質量的音頻,因此成為即將發(fā)布的LE音頻標準的一項主要功能。我們很高興看到成員公司正在部署針對各種處理器架構優(yōu)化的LC3編解碼器?!?/p>

32位DesignWare ARC EM和HS DSP處理器基于可擴展的ARCv2DSP指令集架構(ISA),并集成了RISC和DSP功能,以實現(xiàn)靈活的處理架構。ARC EM DSP處理器提供超低功耗和業(yè)界領先的能效,多核ARC HS DSP處理器則提供高性能控制和高效數(shù)字信號處理的獨特組合。所有的ARC處理器均由ARC MetaWare開發(fā)工具包提供支持,該工具包含有豐富的DSP功能庫,使軟件工程師能夠通過標準的DSP構建模塊快速實現(xiàn)算法。此外,ARC處理器和LC3編解碼器可以與新思科技符合Bluetooth 5.1標準的DesignWare藍牙低功耗IP核合并使用,為智能物聯(lián)網(wǎng)和其他藍牙設備提供節(jié)能、高質量的無線音頻功能。

新思科技解決方案事業(yè)部營銷高級副總裁John Koeter表示:“針對DesignWare ARC處理器優(yōu)化LC3編解碼器證明了新思科技致力于通過持續(xù)不斷的投資,為用戶提供用于廣泛芯片設計的強大音頻編解碼器產品組合。用于ARC處理器的LC3編解碼器旨在處理高質量的音頻流并提供卓越的音質,它為設計人員提供了經過認證的編解碼器,可縮短為藍牙流媒體應用提供優(yōu)質音頻所需的集成和測試時間。”

上市和資源

新思科技現(xiàn)已推出基于DSP增強型ARC EMxD和HS4xD處理器優(yōu)化的藍牙LC3編解碼器。

DesignWare IP核簡介
新思科技是面向芯片設計提供高質量硅驗證IP核解決方案的領先供應商。DesignWare IP核組合包括邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統(tǒng)。為了加速原型設計、軟件開發(fā)以及將IP整合進芯片,新思科技IP Accelerated計劃提供IP原型設計套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對IP核質量的廣泛投資、全面的技術支持以及強大的IP開發(fā)方法使設計人員能夠降低整合風險,并加快上市時間。垂詢DesignWare IP核詳情,請訪問www.synopsys.com/designware。

新思科技簡介
新思科技(Synopsys, Inc. , 納斯達克股票代碼:SNPS)是眾多創(chuàng)新型公司的 Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開發(fā)我們日常所依賴的電子產品和軟件應用。作為全球第 15 大軟件公司,新思科技長期以來一直是電子設計自動化(EDA)和半導體IP領域的全球領導者,并且在軟件安全和質量解決方案方面也發(fā)揮著越來越大的領導作用。無論您是創(chuàng)建高級半導體的片上系統(tǒng)(SoC)設計人員,還是編寫需要最高安全性和質量的應用程序的軟件開發(fā)人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創(chuàng)新性的、高質量的、安全的產品。有關更多信息,請訪問 www.synopsys.com。

編輯聯(lián)系人:

Camille Xu
新思科技
電郵:wexu@synopsys.com

Norma Sengstock
新思科技
電郵:norma@synopsys.com 

 

消息來源:Synopsys, Inc.
相關股票:
NASDAQ:SNPS
China-PRNewsire-300-300.png
相關鏈接:
全球TMT
微信公眾號“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經營動態(tài)、財報信息、企業(yè)并購消息。掃描二維碼,立即訂閱!
collection